国产良妇出轨视频在线_国产高清无码视频在线观看_国产精品亚洲精品久久精品_国产男女猛视频在线观看网站

你的位置:首頁 > 互連技術(shù) > 正文

解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔?/h2>

發(fā)布時間:2023-05-19 責(zé)任編輯:lina

【導(dǎo)讀】關(guān)于容性負(fù)載的介紹,高速先生之前有寫過一遍文章《DDR3系列之容性負(fù)載補(bǔ)償,你聽都沒聽過?》,今天我們進(jìn)一步研究一下。先來了解一下容性負(fù)載和感性負(fù)載對鏈路阻抗的影響。仿真鏈路模型如下圖所示。鏈路中有三段50Ω的理想傳輸線,第一段和第二段之間增加一個電容模擬容性負(fù)載,第二段和第三段之間增加一個電感模擬感性負(fù)載,鏈路末端是一個1KΩ的電阻相當(dāng)于開路。利用TDR仿真工具看整個鏈路的阻抗情況。


關(guān)于容性負(fù)載的介紹,高速先生之前有寫過一遍文章《DDR3系列之容性負(fù)載補(bǔ)償,你聽都沒聽過?》,今天我們進(jìn)一步研究一下。先來了解一下容性負(fù)載和感性負(fù)載對鏈路阻抗的影響。仿真鏈路模型如下圖所示。鏈路中有三段50Ω的理想傳輸線,第一段和第二段之間增加一個電容模擬容性負(fù)載,第二段和第三段之間增加一個電感模擬感性負(fù)載,鏈路末端是一個1KΩ的電阻相當(dāng)于開路。利用TDR仿真工具看整個鏈路的阻抗情況。


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=

這里先簡單介紹一下阻抗曲線結(jié)果如何看。坐標(biāo)橫軸表示時間,對應(yīng)傳輸線從一端看過去不同傳輸時刻的位置點(diǎn),坐標(biāo)縱軸表示阻抗值。從下面阻抗曲線來看。鏈路在傳輸1ns時阻抗發(fā)生變化,而在鏈路中第一段傳輸線的傳輸時延是0.5ns。為什么時間刻度不對應(yīng)呢?原因是看鏈路時域阻抗的方法是通過信號反射原理,比較輸入電壓和反射回來的電壓幅值。脈沖信號需要有一個來回的過程。所以阻抗曲線中時間點(diǎn)實(shí)際是傳輸線時延的兩倍。


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=

從上面鏈路阻抗曲線結(jié)果來看,容性負(fù)載導(dǎo)致鏈路阻抗瞬間降低,然后又緩慢上升恢復(fù)到原來走線阻抗。感性負(fù)載導(dǎo)致鏈路阻抗先慢慢升高,然后緩慢恢復(fù)到鏈路阻抗上。對于鏈路中的出現(xiàn)的容性突變和感性突變,信號感受到的阻抗變化并不是只存在一瞬間的,而是隨時間變化的。


了解了鏈路中容性負(fù)載和感性負(fù)載對鏈路阻抗的影響后,下面我們就來看看在DDR的Fly_By設(shè)計(jì)鏈路中容性負(fù)載對鏈路阻抗的影響。如下是常見的DDR一拖五的Fly_By拓?fù)涞脑O(shè)計(jì)方案,鏈路中一個主控拖五個負(fù)載顆粒,端接電阻放在最后一個顆粒后面。


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=

我們先對比下做容性負(fù)載補(bǔ)償前后DDR鏈路前端顆粒信號質(zhì)量情況,因?yàn)閷τ贔ly_By鏈路,前端顆粒的信號質(zhì)量是最差的。下圖是有無做容性負(fù)載補(bǔ)償鏈路中前端顆粒仿真得出的信號眼圖。


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=


從以上仿真結(jié)果來看,當(dāng)沒有做容性負(fù)載補(bǔ)償時前端顆粒接收信號眼高為193mV,而做了容性負(fù)載補(bǔ)償之后,信號眼高升高到303mV。因此在多負(fù)載鏈路中,容性負(fù)載補(bǔ)償對負(fù)載信號質(zhì)量有明顯地改善。


那容性負(fù)載對鏈路究竟是產(chǎn)生怎樣的影響呢?容性負(fù)載補(bǔ)償具體需要怎么做,為什么做容性負(fù)載補(bǔ)償可以改善鏈路上的信號質(zhì)量?下面就通過對鏈路阻抗的觀察分析進(jìn)行闡述。


分別提取上面鏈路中支路走線做容性負(fù)載補(bǔ)償前后的S參數(shù),利用仿真軟件看鏈路TDR詳情如下,探測點(diǎn)選在主控一端。藍(lán)色曲線是未做容性負(fù)載補(bǔ)償?shù)逆溌纷杩梗瑓^(qū)域1主干道阻抗是40Ω,分支部分阻抗最低約32Ω,區(qū)域2平均阻抗大致為34Ω。紅色曲線是做容性負(fù)載補(bǔ)償?shù)逆溌纷杩菇Y(jié)果,分支部分剛開始的阻抗趨向50Ω,但會馬上下降,分支部分阻抗最低約37Ω, 區(qū)域2平均阻抗大致為41Ω。


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=

由上面的純鏈路阻抗結(jié)果分析可知,信號在分支部分感受到的阻抗會比實(shí)際走線阻抗偏低6-10Ω,而容性負(fù)載補(bǔ)償就是將分支部分的阻抗故意抬高,使得鏈路整體阻抗更趨于匹配。


前面我們只考慮了分支Stub和過孔的影響。除了這些影響因素,芯片封裝電容和Die電容也是影響鏈路阻抗的重要原因,這些因素將導(dǎo)致鏈路阻抗更低。下面我們接著分析鏈路增加芯片寄生電容的影響。由于一般芯片的寄生電容值大致在3pF左右,故我們在每一個負(fù)載位置掛一個3pF的電容來模擬芯片寄生電容的影響。下面是增加芯片寄生電容前后鏈路阻抗曲線結(jié)果。


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=

由上面兩張阻抗曲線結(jié)果圖來看,芯片寄生電容的影響將導(dǎo)致鏈路阻抗再降低5Ω左右。沒有做容性負(fù)載補(bǔ)償時,信號在分支部分感受到的阻抗只有30Ω。而做了容性負(fù)載補(bǔ)償?shù)逆溌?,信號在分支部分感受到的阻抗大致?5Ω,這可能比主干道的40Ω還是偏差較大,但也是更趨于接近了。


下圖是一個DDR一拖三Fly_By鏈路的阻抗測試結(jié)果,主干道和支路走線阻抗都控制在50Ω,沒有做容性負(fù)載補(bǔ)償處理。綠色曲線是光板阻抗測試結(jié)果,紅色曲線是貼了DDR顆粒的阻抗測試結(jié)果。可以看出光板情況下分支部分阻抗會比主干道偏低3Ω,而增加了顆粒封裝寄生電容的影響,分支部分阻抗只有44Ω,比主干道阻抗偏低6Ω。


解析DDR設(shè)計(jì)中容性負(fù)載補(bǔ)償?shù)淖饔? style=

由以上測試和仿真結(jié)果分析可知,在多負(fù)載的Fly_By鏈路中,由于分支Stub,過孔寄生電容,芯片封裝電容和Die電容等因素,導(dǎo)致負(fù)載呈容性,使得信號在支路部分感受到的阻抗將會比實(shí)際走線阻抗偏低。而容性負(fù)載補(bǔ)償就是事先將支路部分走線阻抗做高,或者將主干線阻抗降低,用以平衡或者抵消容性負(fù)載導(dǎo)致阻抗偏低的影響,使得鏈路整體阻抗更趨近于匹配,從而改善信號質(zhì)量。

(來源: 高速先生微信公眾號,作者:孫小兵)


免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請聯(lián)系小編進(jìn)行處理。


推薦閱讀:

Σ -Δ ADC的高精度數(shù)模轉(zhuǎn)化,是如何實(shí)現(xiàn)的?

優(yōu)化智能存儲適配器性能

如何進(jìn)行小電流/高阻抗測量

具有高性價比的無線 MCU 如何幫助您將低功耗 Bluetooth?? 技術(shù)應(yīng)用到更多產(chǎn)品中

重磅!SEMI-e第五屆深圳國際半導(dǎo)體技術(shù)暨應(yīng)用展今日盛大開幕!


特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
壓控振蕩器 壓力傳感器 壓力開關(guān) 壓敏電阻 揚(yáng)聲器 遙控開關(guān) 醫(yī)療電子 醫(yī)用成像 移動電源 音頻IC 音頻SoC 音頻變壓器 引線電感 語音控制 元件符號 元器件選型 云電視 云計(jì)算 云母電容 真空三極管 振蕩器 振蕩線圈 振動器 振動設(shè)備 震動馬達(dá) 整流變壓器 整流二極管 整流濾波 直流電機(jī) 智能抄表
?

關(guān)閉

?

關(guān)閉